## A

- 1) Del seguente circuito si calcoli  $i_0$  in funzione di  $v_A$  e  $v_B$ .
- 2) Calcolare il modulo massimo della corrente in uscita dagli operazionali sapendo che  $v_A$  e  $v_B$  possono assumere valori all' interno del range [-2V..2V]. Esplicitare i passaggi.



$$i_O = \frac{3}{R} (V_A - V_B)$$

$$|I_{OUTmax}|=12.4mA$$

## D

- 1) Facendo riferimento allo schema di figura calcolare la funzione logica al nodo F ed al nodo O
- 2) Dimensionare tutti i transistori (NMOS e PMOS) in modo che i tempi di salita e discesa al nodo F siano inferiori o uguali a 100 ps. Si ottimizzi il progetto in modo da minimizzare l'area occupata dai transistori. Esplicitare i passaggi.



## Parametri tecnologici:

Req p= 10Kohm Req n= 5Kohm Cox = 3 fF/ $\mu$ m<sup>2</sup>

Lmin =  $0.35 \mu m$ Vdd = 3.3 V

 $C_{INV} = 90 \text{ fF}$ 

$$S_{D} = S_{B} = S_{C} = S_{CLK} = 13$$
  
 $S_{A} = 9$   
 $S_{D} = 1$   
 $S_{PCLK} = 7$